Control de Velocidad de un Motor DC con CPLD

Autores/as

  • Guillermo Tejada Muñoz Universidad Nacional Mayor de San Marcos, Facultad de Ingeniería Electrónica y Eléctrica. Lima, Perú

Palabras clave:

QUARTUS, motor DC, Módulo Educativo UP2, L293D

Resumen

El presente artículo describe el circuito lógico específico que ha sido insertado en un Dispositivo Complejo de Lógica Programable (Complex Programmable Logic Device - CPLD) con la finalidad de controlar en lazo abierto, la velocidad y el sentido de giro (horario y anti horario) de un motor DC. Se ha utilizado el CPLD EPM7128S y un motor DC de 6 voltios. La señal que genera el hardware insertado en el CPLD es PWM (Pulse Wide Modulation), la cual ha sido amplificada con el circuito integrado L293D (puente H). El software Quartus II ha sido utilizado para programar el CPLD.

Descargas

Publicado

2015-06-15

Número

Sección

Artículos originales