CPLD para el Control de un Motor Paso a Paso

Guillermo Tejada Muñoz

Resumen


El presente trabajo describe el procedimiento por el cual dentro de un CPLD han sido insertados los circuitos lógicos secuenciales necesarios para hacer posible el funcionamiento de un motor paso a paso en secuencias de paso completo, medio paso, en sentidos de giro horario y antihorario y para diferentes velocidades. El trabajo es de utilidad para los profesionales y estudiantes de Ingeniería electrónica porque metodológicamente se diseñan circuitos lógicos secuenciales y se dan las pautas necesarias para el uso de los CPLDs.

Palabras clave


PLD; CPLD; motor paso a paso; circuitos lógicos secuenciales; quartus II; EPM7128SLC84-7; Altera University Program UP2 Education

Texto completo:

PDF

Enlaces refback

  • No hay ningún enlace refback.




Copyright (c) 2014 Guillermo Tejada Muñoz

Licencia de Creative Commons
Este obra está bajo una licencia de Creative Commons Reconocimiento-NoComercial-CompartirIgual 4.0 Internacional.

 



Facultad de Ingenieria Electrónica y Eléctrica, Universidad Nacional Mayor de San Marcos, Lima, Perú. Teléfonos: (511) 452-1909; (511) 6197000 anexo 4201. Email:iiielec@unmsm.edu.pe.