Programa Computacional para Síntesis de Circuitos Lógicos Combinacionales

Autores/as

  • Guillermo Tejada Muñoz Facultad de Ingeniería Electrónica y Eléctrica, Universidad Nacional Mayor de San Marcos. Lima, Perú.

Palabras clave:

método tabular, método numérico, Quine-McKluskey, programa computacional, síntesis de circuitos lógicos, minimización de circuitos lógicos

Resumen

Este trabajo presenta los resultados de un programa para minimizar funciones lógicas de hasta seis variables basado en el algoritmo de Quine-McCluskey, el programa ha sido códificado en lenguaje C++. Se muestran algunos de los resultados, los cuales han sido validados al compararlos con los resultados obtenidos con los mapas de Karnaugh.

Descargas

Publicado

2010-12-31

Número

Sección

Artículos originales

Cómo citar

Programa Computacional para Síntesis de Circuitos Lógicos Combinacionales. (2010). Electrónica - UNMSM, 26, 5-12. https://revistasinvestigacion.unmsm.edu.pe/index.php/electron/article/view/3093